用74161设计36位计数器
答:大约可以参照此图!
答:用74161设计任意进制计数器。用置数法,初始值设为5。要求进制数为:学号最后一位中是 0-5 的,进制数为学号最后一位 + 10;学号最后一位是 6-9 的,进制数为最后一位。你的学号,最后一位,是几呀?你需要设计几进制的计数器,你就明说吧。
答:把Q4输出引至清0端,就可构成模8计数器,同理把Q3输出引至清0端,就可构成模4计数器;则X信号就用于选择(选通)Q4、Q3信号了;也就是 = X * Q3 + X' * Q4;
答:74161是一个四位同步二进制计数器,其置数端工作在低电平有效模式。当预置数设置为0010时,如果在没有时钟脉冲的情况下,置数端维持低电平,预置数不会被写入。一旦时钟输入端变为高电平,预置数0010才会被有效存储,此时输出显示为0010。值得注意的是,预置数的改变需要在计数模式下,且置数端变为高...
答:74161为4位的计数器,计数范围为0-15,即00h到0ffh。以构成3计数器为例:使计数器输出端仅在0,1,2,0,1,2……循环,这样当q1,q0出现11时,给计数器清零!故将q1,q0端接二输入与非门两个输入端,与非门输出端接clear端即可实现3计数器。其他依此类推!!!关键是判断q3、q2、q1,q0...
答:用两片74LS161芯片,一片控制个位,为十进制;另一片控制十位,为六进制。个位的最高位0,接十位的CP,个位十进制计数器经过十个脉冲循环一次,每当第十个脉冲来到后Q由1变为0,相当于一个下降沿,使十位六进制计数器计数。经过六十个脉冲,个位和十位计数器都恢复为0000。
答:首先,要用74LS161设计十二进制计数器,需要将74LS161配置为十二进制(或称为十二进制模)计数模式,并连接适当的反馈线以在计数达到12时复位计数器。下面进行详细 1. 了解74LS161:74LS161是一个4位同步二进制计数器,具有异步清除和同步使能输入。它可以配置为模16(0到15)的计数器。为了将其转换...
答:3.用同步置0设计7进制计数器,显示选用数码管完成。二、演示电路74LS160十进制计数器连线图如图1所示。图174LS160十进制计数器连线图74161的功能表如表1所示。由表1可知,74161具有以下功能: ①异步清零 当(CLR’)=0时,不管其他输入端...
答:可以用同步4位二进制加法计数器74LS161、三输入与非门74LS10、4511、共阴七段数码LED显示器来实现七进制的计数器。具体实现方法如下:首先要知道74LS161是4位二进制同步计数器,该计数器能同步并行预置数据,具有清零置数,计数和保持功能,具有进位输出端,可以串接计数器使用。从初始状态开始,七进制...
答:74161是16进制的计数器,要组成64进制计数器,需要用两片74161,高低位进行级联就行了。低四位用一片,高两位用一片,其实,高位有4位,但用输出端Q0Q1。这样,计数为 00 0000 ~ 11 1111,最大数是63时即 11 1111。如下仿真图,也是逻辑图,输出端用了逻辑探针,用于显示输出状态。你不用画...
网友评论:
水薛18260186922:
74161如何构成八进制的计数器? -
10289卢诞
:[答案] 把一个74161的Q3作为这一级的进位输出端,它就是一个八进制计数器.第一级的4个输出端(Q3,Q2,Q1,Q0)就是8,4,2,1.这个第一级的计数输入是从CLK端输入的,第二级的CLK接第一级的Q3,就构成了八进制计数器的第二级.如此类推,就构成了...
水薛18260186922:
用74161设计一个可变模的计数器.要求:当输入x=0时,电路为模8计数器;当输入x=1 -
10289卢诞
: 把Q4输出(取反)引至清0端,就可构成模8计数器,同理把Q3输出(取反)引至清0端,就可构成模4计数器; 则X信号就用于选择(选通)Q3、Q2信号了;也就是 F = X * Q2 + X' * Q3; 那么复位信号(低电平有效)MR = F' = (X * Q2)'*(X' * Q3)'; 给你个参考
水薛18260186922:
用74161的异步清零和同步置数构成九进制计数器,起始状态为0100 -
10289卢诞
: 构成九进制的计数器:从0100~1100,因为74161是异步清零,所以把D3D2D1D0=0100,Q3Q2Q1Q0=1101(13)然后如果你是用74LS00(二输入与非门)与非门的话,那么就需要从Q3、Q2、Q0引出三根线,需要用74LS00中的三个与非门.先将Q3和Q2接入一个与非门的输入端,再将其输出端,接入另一个与非门,短接一根线,让他构成一个非门,再将它的输出和Q0接入一个与非门的输入端,最后将该与非门的输出接到74161的L\T\端即可.
水薛18260186922:
24进制计数器的设计 -
10289卢诞
: 用74161做了个24进制的计数器,主要元器件为:74161(集成计数器)、7SEG-BCD(七段bcd数码显示管)、7401(与非门)、7404(与非门)、BUTTON(按钮)、NAND(与非门)、AND(与门)、RES(电阻).工作原理:没按一次BUTTON,提供一次上升沿脉冲,第一块74161计数一次,每计数到十次时,下一块74161计数一次,计数从0开始,计数到23,为二十四进制计数器,到达23后又从0开始计数. 用的是proteus仿真的,不知合你的意不? 发张截图给你看看吧!行的话就联系我,给你仿真图.
水薛18260186922:
用74161设计一个可变模的计数器. -
10289卢诞
: 把Q4输出引至清0端,就可构成模8计数器,同理把Q3输出引至清0端,就可构成模4计数器; 则X信号就用于选择(选通)Q4、Q3信号了;也就是 = X * Q3 + X' * Q4;
水薛18260186922:
用74161设计的十进制计数器 -
10289卢诞
:十个CP脉冲 Qd一个高电平
水薛18260186922:
求解(数字电路题)历年真题答案好像都没有将LD非一直置0的用74161设计一个计数器 但这计数规律无规律可循,可以将LD非一直置0,画出卡罗图求出Q3... -
10289卢诞
:[答案] 06 年数字电路第8答题第4问LD非可以一直接0吗? 查看原帖>>
水薛18260186922:
怎样用反馈置数法使74161构成九进制计数器? -
10289卢诞
:[答案] 74161是四位二进制可预置数的同步加法计数器,那它单片能实现最大计数为十六进制,并可通过外加门电路来构成十六进制以下任何进制计数器,因为是同步置数,当时钟信号一到来时会置数会复位,那么就在计数到8的时候通过门...
水薛18260186922:
用ct74161采用异步置零法设计一个13进制的计数器 可以附加必要的门电路 -
10289卢诞
: 74161 是4位2进制计数器 也就是16进制计数器 13<16 所以 只用一片芯片就可以实现 所以用异步清零法 把预置数端接高电平 将1101 经过三与非门 送给清零端 就可以了
水薛18260186922:
数字电路问题 设计十进制计数器 用一片十六进制加法计数器74161设计一个带进位输出的从1计到10的十进制计数器.写出设计方法,画出设计方法,画出逻辑... -
10289卢诞
:[答案] 同步置数法,当记到10的时候(1010),用个或门,与非门得到低电平给异步置数端置1从新计数.