74161二分频
答:用74161设计模9计数器,就是要画出逻辑图,不用写什么的。而且要求用反馈清0法,那就是利用9产生一个复位信号,使计数器清0。逻辑图如下所示,也是仿真图,这是在最大数8时的截图,那个数码管你不用画,是用来显示仿真效果的。
答:逻辑函数的描述方法有真值表、逻辑函数表达式、逻辑图、波形图和卡诺图等
答:http://wlkc.lnnu.edu.cn/electronic/jiaocai/0504.htm 这是10进制计数器,两个串联就是100分频计数器,原理图也有
答:32768=2的15次方。一个74161最多可以实现16分频运算,也就是2的4次方。所以应该选D,4个足够了。前三个都是16分频,最后一个8分频。
答:题目要求实现频率的选择,所以我使用了74161进行分频,从实验箱得到8Hz的脉冲信号,经分频得到2Hz和1Hz的信号,然后用数据选择器进行选择。模块一,23进制计数器 使用2块74161扩展成为23进制计数器,采用并行进位方式、整体置数。因为计数器需要23种状态(00000-10110),所以,我先用两片74161连接成256(...
答:74ls161 是同步置数,异步清零.
答:给你个参考 波形自己去画
答:两片74LS90都设置成五进制,构成25进制计数器,然后遇24清零。假设两片74LS90是左右摆放,左边设为片1,右边为片2。片1的CPB连接片2的片1的QB与QD与后的结果;片1的QC连接其R0和片2的R0;片2的QD连接其R1端和片1的R1端。其余四个S脚都接零。
答:F 输出,就是十分频信号;
网友评论:
伍武17099509288:
数电 关于74161 的一道题目,谁来帮我?第七题 -
62753茅态
: 1)74LS161在进入循环后的计数是 4、5、6、7,可以称为四进制计数器; 2)D触发器的功能是对时钟脉冲进行二分频; 3)因为161构成四进制计数器,并二分频时钟,所以8个时钟周期,计数器就完成一个循环,另外,计数器输出 4、5时,194输出是低电平的,LED不亮,计数器输出 6、7时,194是预置数状态,则对应时钟信号周期,LED是 1-5灭-6亮-7灭-8亮; 4) 采用CD4017构成8分频器,然后用一个二输入或门提取相间的两个输出信号即可;
伍武17099509288:
怎么用74161完成10分频电路? -
62753茅态
: 用74161完成10分频是可以的,用一个二输入端与非门的两个输入端分别接到74161的输出端Qd和Qb,用与非门的输出作为74161的清零信号即可. 但是74161的输出方式和CD4017是不一样的,CD4017是由10个输出脚分别代表0~9,而74161是BCD码输出,如果要用74161改成的十进制计数器代替CD4017,还要加一个4-10译码器74HC42,而74HC42比CD4017还要贵些.
伍武17099509288:
74161能用于10GHz的高频电路中吗? -
62753茅态
: 74161不能用于10GHz的高频电路,74161典型最高时钟频率为32MHZ,10GHz的高频电路 太高了.
伍武17099509288:
数字电子技术74161的题目,有关分频比的 -
62753茅态
: 这个很简单,只要接成计数器,然后有四个输出,第一个输出的是2分频,第二个输出时四分频往后推,然后再接以个数据选择器,选择你要的分频数
伍武17099509288:
关于74LS161的二分频电路 -
62753茅态
: 去下载个74LS161的datasheet,里面有时序图. 二分频输出端从QA取 输入端:ENP、ENT、nLOAD接高电平, TTL逻辑输入悬空就默认高电平. A、B、C、D置数输入接高电平(悬空默认为高电平) nCLR是异步清零,计数开始前要置低一次,然后置高才能正确计数.如果只用二分频,直接接到高电平不复位应该也行. CLK是时钟输入,在CLK的每个上升沿才发生计数行为 要计数的信号是10V输入的话,可以串个1KΩ电阻再串个3.6V的稳压二极管(齐纳二极管)再接地,然后74LS161的CLK接在二极管与电阻连接的那个点上. 二分频最简单的方法是使用D触发器,D触发器的“Q非”输出端接在D输入端,二分频输出从“Q”端取.
伍武17099509288:
74ls161二,四,八,十六分频的管脚怎么接? -
62753茅态
: 74ls161是四位二进制同步计数器,要是用于分频,可从Qa=14脚,Qb=13脚,Qc=12脚,Qd=11脚输出.14脚为2分频,13脚为4分频,12脚为8分频,11脚为16分频.
伍武17099509288:
分频有哪两种方式数字逻辑? -
62753茅态
: 先用74161进行11分频,再用一个D触发器进行二分就行了.
伍武17099509288:
74ls161分频管脚问题 -
62753茅态
: 74LS161能实现分频功能.使用时,输入信号接CP脚,上升沿有效;清零端CR、两个使能端EP和ET、置数端PE(也称LD)都接高电平(电源);四个数据输入端和进位端TC全部空置;Q0~Q3为分频输出.需要注意的是,你的输入频率信号在幅度上必须满足TTL要求,而且最好用方波.如果不符合这个要求则必须放大或限幅之后再整形,这样才能保证分频器正常工作.
伍武17099509288:
数字电路数字钟设计 -
62753茅态
: 根据设计任务和要求,对照数字电子钟的框图,可以分以下几部分进行模块化设计.1. 秒脉冲发生器脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体振荡器发出的脉冲经过整形、分频获得1Hz的秒脉冲....
伍武17099509288:
2片161最大可以实现多少分频? -
62753茅态
: 用74LS161将市电信号10分频,从进位输出就可得5HZ脉冲了. 见图: