74191模八减法计数器
答:等等) 试用CT74LS161构成模小于16的N进制计数器 5,同步二进制加/减计数器 二,同步十进制加法计数器 8421BCD码同步十进制加法计数器电路分析 三,集成同计数器 1,集成十进制同步加法计数器CT74LS160 (1)CT74LS160的引脚排列和逻辑功能示意图 图7.3.3 CT74LS160的引脚排列图和逻辑功能示意图 (2)CT74LS160...
答:74174 TTL 带公共时钟和复位六D触发器 74175 TTL 带公共时钟和复位四D触发器 74180 TTL 9位奇数/偶数发生器/校验器 74181 TTL 算术逻辑单元/函数发生器 74185 TTL 二进制—BCD代码转换器 74190 TTL BCD同步加/减计数器 74191 TTL 二进制同步可逆计数器 74192 TTL 可预置BCD双时钟可逆计数器 74193 ...
答:试用CT74LS161构成模小于16的N进制计数器 5,同步二进制加/减计数器 二,同步十进制加法计数器 8421BCD码同步十进制加法计数器电路分析 三,集成同计数器 1,集成十进制同步加法计数器CT74LS160 (1)CT74LS160的引脚排列和逻辑功能示意图 图7.3.3 CT74LS160的引脚排列图和逻辑功能示意图 (2)CT74LS160的逻辑...
答:试用CT74LS161构成模小于16的N进制计数器 5,同步二进制加/减计数器 二,同步十进制加法计数器 8421BCD码同步十进制加法计数器电路分析 三,集成同计数器 1,集成十进制同步加法计数器CT74LS160 (1)CT74LS160的引脚排列和逻辑功能示意图 图7.3.3 CT74LS160的引脚排列图和逻辑功能示意图 (2)CT74LS160的逻辑...
答:试用CT74LS161构成模小于16的N进制计数器 5,同步二进制加/减计数器 二,同步十进制加法计数器 8421BCD码同步十进制加法计数器电路分析 三,集成同计数器 1,集成十进制同步加法计数器CT74LS160 (1)CT74LS160的引脚排列和逻辑功能示意图 图7.3.3 CT74LS160的引脚排列图和逻辑功能示意图 (2)CT74LS160的逻辑...
答:试用CT74LS161构成模小于16的N进制计数器 5,同步二进制加/减计数器 二,同步十进制加法计数器 8421BCD码同步十进制加法计数器电路分析 三,集成同计数器 1,集成十进制同步加法计数器CT74LS160 (1)CT74LS160的引脚排列和逻辑功能示意图 图7.3.3 CT74LS160的引脚排列图和逻辑功能示意图 (2)CT74LS160的逻辑...
答:试用CT74LS161构成模小于16的N进制计数器 5,同步二进制加/减计数器 二,同步十进制加法计数器 8421BCD码同步十进制加法计数器电路分析 三,集成同计数器 1,集成十进制同步加法计数器CT74LS160 (1)CT74LS160的引脚排列和逻辑功能示意图 图7.3.3 CT74LS160的引脚排列图和逻辑功能示意图 (2)CT74LS160的逻辑...
答:试用CT74LS161构成模小于16的N进制计数器5,同步二进制加/减计数器二,同步十进制加法计数器8421BCD码同步十进制加法计数器电路分析三,集成同计数器1,集成十进制同步加法计数器CT74LS160(1)CT74LS160的引脚排列和逻辑功能示意图图7.3.3CT74LS160的引脚排列图和逻辑功能示意图(2)CT74LS160的逻辑功能①=0时异步...
答:试用CT74LS161构成模小于16的N进制计数器 5,同步二进制加/减计数器 二,同步十进制加法计数器 8421BCD码同步十进制加法计数器电路分析 三,集成同计数器 1,集成十进制同步加法计数器CT74LS160 (1)CT74LS160的引脚排列和逻辑功能示意图 图7.3.3CT74LS160的引脚排列图和逻辑功能示意图 (2)CT74LS...
答:试用CT74LS161构成模小于16的N进制计数器 5,同步二进制加/减计数器 二,同步十进制加法计数器 8421BCD码同步十进制加法计数器电路分析 三,集成同计数器 1,集成十进制同步加法计数器CT74LS160 (1)CT74LS160的引脚排列和逻辑功能示意图 图7.3.3CT74LS160的引脚排列图和逻辑功能示意图 (2)CT74LS...
网友评论:
养方14768738248:
用74ls161设计一个模八计数器,最好有电路图 -
65186辕段
: 74LS161是四位二进制计数器,即16进制计数器,输出端有4个,Q3Q2Q1Q0,只用低3位,Q2Q1Q0就8进制计数器,也叫模八计数器.这也不叫什么题呀,什么也不用你做,到是少接一条线就可以了,不是更简单了吗?
养方14768738248:
用74161设计一个可变模的计数器.要求:当输入x=0时,电路为模8计数器 -
65186辕段
: x为控制变量,当计数到Q0~Q3=1100时,如果x=0就继续计数直到1110后重置或平衡置数D0~D3=0000;如果x=1,到1100时就重置或平衡置数.D0~D3维持不变=0000.
养方14768738248:
用MAX+plus设计一个120进制计数器到119归0、有加/减法计数控制功能和置数功能,用74191能实现不?
65186辕段
: 当然能啊!好好看看74191四位计数器的功能,这个还是可以的.
养方14768738248:
用74193设计一个模7减法计数器. -
65186辕段
: 应该是模为12的 减法计数器.也就是计数器倒计数到0后,需要重置模为12的初始计数值;模为12的二进制数是 0000--1011共12个数值;按你的说法,就是只要计数器倒计数12次即可,因此是从74LS193的最大值1111进行减法计数到0100就是12次,因此最减1,就=0011,就需要重置为1111,即是所说的初始状态.
养方14768738248:
集成计数器74LS161为同步模16递增计数器,具有异步清零,同步预置数等功能,试用反馈置数法构成模9计数器 -
65186辕段
: 应该是只有一个输入端Q3吧,模9,取值应该是0-8,所以去二进制1000的时候,时钟前沿就置零了,同理,途中所述为16模,数值变化范围为0-15,(0000-1111)
养方14768738248:
请用74ls161设计一个模值为12的计数器 -
65186辕段
: 4个输入值置为为0(也就是低电平),输出端DCBA(由高位到低位的输出)取D,B,A接到一个与非门输入端,与非门的输出接到161的LOAD端就可以了.
养方14768738248:
74LS293是减法计数器吗? -
65186辕段
: 看真值表,74LS293是加法记数器.
养方14768738248:
用一片74LS90实现模8计数器(5421BCD码)
65186辕段
: cp1接QD,CP2接脉冲,s1,s2,r1,r2接地
养方14768738248:
高手请进,24进制计数、译码显示(74191),,,用multisim,我做出来的仿真总是不对 -
65186辕段
: 这个电路不难,你把它分为两个部分考虑:1、运用计数器74LS160实现24进制电路部分2、运用74LS48实现译码显示 以上两个芯片的资料网上很多,很简单的 ps:你是电子专业的吗?类似的实验我们当年也做过,去问问你高年级的同学,他们手里应该有讲义
养方14768738248:
常用的非门逻辑器件有哪些?
65186辕段
: 悬赏分太少,多点7400nbsp;TTLnbsp;2输入端四与非门7401nbsp;TTLnbsp;集电极开路2输入端四与非门7402nbsp;TTLnbsp;2输入端四或非门7403nbsp;TTLnbsp;集电极开路2输入端四与非门7404nbsp;TTLnbsp;六反相器7405nbsp;TTLnbsp...