跪求用EDA Verilog HDL语言编写的8位电子密码锁源程序 (quartus II平台) PS:最好有注释 如何用Quartus II对用Verilog HDL语言编写...

VHDL\uff0c\u57fa\u4e8eFPGA\u6570\u5b57\u5bc6\u7801\u9501\u8bbe\u8ba1\uff0c\u5229\u7528Quartus II\u8f6f\u4ef6\u5b9e\u73b0\u3002

\u8fd9\u79cd\u5c0f\u7a0b\u5e8f\u8fd8\u662f\u81ea\u5df1\u505a\u5427

\u8981\u4f7f\u7528QuartusII \u8fdb\u884c\u4eff\u771f\uff0c\u9996\u5148\u8fdb\u884c\u4ee3\u7801\u7f16\u8bd1\u3002

\u4ee3\u7801\u8f93\u5165\u5b8c\u6210\u540e\uff0c\u70b9\u51fbstart compilation\u6309\u94ae\u5f00\u59cb\u7f16\u8bd1\uff0c\u7f16\u8bd1\u5b8c\u6bd5\u540e\uff0c\u70b9\u51fb\u65b0\u5efa\u6309\u94ae\uff0c\u65b0\u5efa\u4e00\u4e2aWaveForm\u6587\u4ef6\u3002
\u7136\u540e\u6253\u5f00Node Finder\uff0c\u5c06Pin\u9009\u62e9\u4e3a All\uff0c\u7136\u540e\u70b9\u51fb find \u6309\u94ae\uff0c\u5c06\u4f1a\u5c06\u4f60\u7684\u4ee3\u7801\u4e2d\u7684\u6240\u6709\u8f93\u5165\u8f93\u51fa\u7ba1\u811a\u90fd\u663e\u793a\u51fa\u6765\uff0c\u7528\u9f20\u6807\u9009\u62e9\u6240\u6709\u7ba1\u811a\uff0c\u62d6\u52a8\u5230WaveForm\u6587\u4ef6\u7684\u6ce2\u5f62\u663e\u793a\u6846\u4e2d\uff0c\u6bcf\u4e2a\u7ba1\u811a\u7684\u72b6\u6001\u5c31\u90fd\u51fa\u6765\u4e86\uff0c\u5728\u4f60\u60f3\u8981\u8f93\u5165\u7684\u7ba1\u811a\u4e0a\u8bbe\u7f6e\u9ad8\u4f4e\u7535\u5e73\uff0c\u5b8c\u6bd5\u540e\uff0c\u70b9\u51fb Start Simulation \u6309\u94ae\u5f00\u59cb\u4eff\u771f\uff0c\u7ed3\u675f\u540e\u8f93\u51fa\u7ba1\u811a\u4f1a\u663e\u793a\u7ed3\u679c\u3002

引言

电子密码锁系统主要由电子锁体、电子密匙等部分组成,一把电子密匙里能存放多组开锁密码,用户在使用过程中能够随时修改开锁密码,更新或配制钥匙里开锁密码。一把电子锁可配制多把钥匙。语音方面的广泛应用,使得具有语音播放的电子密码锁使用起来更加方便。语音密码锁的体积小、保密性能好、使用方便,是用在保险箱、电话或是房门上不可少的部分。

本文介绍的基于FPGA的语音密码锁电路具有显示接口,显示时可以是明文也可以是密文星号。由于FPGA具有ISP功能,当用户需要更改时,如增加口令位数和更改口令权限管理时,只需更改FPGA中的控制和接口电路,利用EDA工具将更新后的设计下载到FPGA中即可,无需更改外部电路,这就大大提高了设计效率。而且采用FPGA设计的电子密码锁与单片机控制的电子密码锁相比结构简单、具有更高的系统保密性和可靠性。这种基于FPGA的电子密码锁可以应用在办公室、仓库、宾馆等人员经常变动的场所。

语音密码锁系统的设计

本设计中的语音密码锁具有如下功能:

①电子密码锁部分功能如下:

密码输入:按下一个数字键,就输入一个数值,并在显示器的最右方显示出该数值,并将先前已经输入的数据依次左移一个数字位置,当超出四位时锁定数字键,不响应其输入值。

密码清除:按下此键可清除前面所有的输入值,清除成为“- – - -”。

数字位退格:按下此键可清除最低的数字位,并使各位向右移。

密码设定:按下此键时会将目前的数字设定成新的密码。

激活电锁:按下此键可将密码锁上锁。

解除电锁:按下此键会检查输入的密码是否正确,密码正确即开锁,如果密码错误次数超过三次,系统将进入锁定状态。

万能密码:为了怕使用者忘记密码,系统维护者可考虑设计一个万用密码(8421),不论原先输入的密码是什么,只要输入万用密码即可开锁。

②语音部分功能如下:

录音:能根据所需的内容实现语音录制,为播放准备。

放音:根据系统所处的不同时段以及不同的按键值播放不同的语音提示,以方便使用者操作。

报警:在密码输入错误时,发出报警音。

硬件设计

根据整个系统的技术要求,选择硬件电路的设计方案,整个系统原理如图1所示。

根据整个电路的结构可分为几个功能模块:显示模块、电子锁状态指示灯(LED绿:密码正确开锁,LED红:进入死锁状态,LED黄:密码错误)、键盘模块、语音模块等。下面分别对各个功能模块进行详细的介绍。

显示模块

本设计主要是设计一个四位的语音密码锁,因此选择了四位共阴数码管,对输入数字与系统状态进行显示,其接口如图2所示。

键盘模块如图3所示。以上采用的是4×4矩阵式键盘,可划分为:数字键与功能键。其中,功能键分为:输入、退格、清除、确定、密码设定、上锁。

语音模块如图4所示。

根据所需的内容由柱式话筒MIC实现语音录制,同时也可以由ISD2560芯片的11引脚AUX IN 通过计算机的声卡输出端进行语音录制(效果差不多)。在整个系统中由主芯片对ISD2560芯片进行控制,以实现不同时段以及不同按键值播放不同的语音提示。

软件设计

本设计中,采用自顶向下的层次化结构设计方法,把整个系统划分为几个子模块,最后完成顶层电路的设计。子模块可分为:时钟模块、显示子模块、键盘子模块、语音子模块。当各个功能子模块设计完毕,顶层模块的设计就变得简单了,就是将各个子模块连接起来,其电路模型如图5所示。

结语

本设计中采用了ALTERA公司的 EP1C3T144芯片进行设计,实际测试表明系统的各项设计要求均得到满足并且系统工作良好,该设计采用了SOPC技术和FPGA,几乎将整个系统下载于同一芯片中,实现了所谓的片上系统,可以极大减少其它分立元件或其它芯片的使用,有效地缩小了线路板面积,增加了系统的可靠性,大大缩短了系统开发的周期。克服了传统电子密码锁可靠性差、价格高的缺点,提高了系统的性价比。由于采用VHDL语言进行层次化设计,用软件实现硬件电路,具有良好的可移植性,可随时在线更改逻辑设计及有关参数,充分体现现场可编程器件的优越性。

详细看参考资料

扩展阅读:paperpass免费入口 ... LEGO ... www.sony.com.cn ... windows event log ... dog house digital ... visual studio code ... 误删explorer怎样恢复 ... hard drive bbs ... eda技术verilog答案 ...

本站交流只代表网友个人观点,与本站立场无关
欢迎反馈与建议,请联系电邮
2024© 车视网