ARM Cortex-A15的物理IP

ARM Cortex A15\u548cARM cortex A7\u76f8\u6bd4\uff0c\u54ea\u4e2a\u66f4\u5f3a\uff1f

A15\u662fbig-little\u76844\u62d64\u6838\uff0cA7\u662f\u5355\u6838\u7684\uff0c\u4ece\u67b6\u6784\u6027\u80fd\u4e0a\u6765\u8bf4\u6beb\u65e0\u7591\u95eeA15\u8981\u5f3a\u4e0d\u5c11\u3002

\u4e00\u4e2a\u662f\u624b\u673a cpu \u4e00\u4e2a\u662f\u7535\u8111
\u5982\u679c\u4e00\u5b9a\u8981\u6bd4 i5\u6027\u80fd\u79d2\u6740 a15
a15\u529f\u8017 \u79d2\u6740 i5

ARM物理 IP 平台可提供工艺上得到优化的 IP,从而能够在采用 40nm 及以下工艺时获得同类最佳的 Cortex-A15 处理器实现。Cortex-A15 处理器由一组高性能处理器优化包 (POP) 提供支持,这些优化包中包含适用于 28nm 技术的高级 ARM 物理 IP,支持快速开发领先的物理实现。ARM 还在很早就着手准备,确保遵循旨在实现 20nm 优化的路线图。
优化包支持 ARM 旨在提供专用型物理 IP 的战略,以支持合作伙伴获得优化的 ARM 内核实现。ARM 独家拥有同时设计优化包和 Cortex-A15 MPCore 处理器体系结构的功能,支持组合使用处理器和物理 IP 以在移动功率包络中提供工作站级性能,同时加快上市速度。



本站交流只代表网友个人观点,与本站立场无关
欢迎反馈与建议,请联系电邮
2024© 车视网