用74ls138设计一个全减器

  • 用74LS138和门电路设计1位二进制全减器出错 真值表不符
    答:可能是设定这3个输入中那2个是相减数,那个是借位出错,因为按全减器真值表011和110得出的输出都不一样。
  • 使用74LS283构成4位二进制全加\全减器???
    答:ci置0时输入不变就可实现全加;ci置1时将减数取反后与被减数全加即可得到全减器。 本回答由网友推荐 举报| 答案纠错 | 评论(4) 20 4 bladechild91 采纳率:60% 擅长: 暂未定制 其他回答 是两个四位二进制相加?计算机不能做减法,只能加补码。采纳后细说 954998756 | 发布于2012-04-14 举报| 评论...
  • 译码器的应用
    答:根据/Y i = !m i ,可以进一步将F (A,B,C)表示成:此时,将3-8译码器的输出/Y 2 ,/Y 3 ,/Y 4 ,/Y 5 和/Y 7 接入一个与非门,即可表示上面的逻辑表示式 F (A,B,C) ,其对应的电路图如下图所示:在上例的基础上,如何用74LS138译码器实现一个全减器呢?在设计之前,需要...
  • 用数据选择器74ls153和门电路设计1位二进制全减器电路
    答:1位二进制全减法器电路由数据选择器74ls153和门电路实现,需要真值表和电路图。逻辑函数,写成最小项表达式:Y=m1+m2+m4+m7 Cy=m1+m2+m3+m7 1位二进制全减器电路真值表和逻辑图,也就是模拟图如下。
  • 请问可不可以用74ls139设计一位全加器或全减器
    答:74ls139是双2线-4线译码器,只有4个输出Y0~Y3,是不能设计一位全加器或全减器。因为,一位全加器,要有两个加数,A,B,还有一位进位Cy,共三位变量,就有8个组合,即对应000~111,要用译码器,就要用8个输出端:Y0~Y7,因此,这要用3线-8线译码器,74LS138来做。
  • 为什么用两个74LS138能组成4线—16线译码器 还有好处是什么?
    答:因为74LS138有相应的对接口,所以对接好就相当于4线译码器了。好处是能节约很多钱。74LS138是常见的芯片因而价格比较便宜。一个74LS154一般来说比两个74LS138要贵。
  • 用三片3线-8线74ls138组成5线-24线译码器
    答:用三片3线-8线74ls138组成5线-24线译码器,74LS138有三条选择输入线既 A,B,C.片脚为脚1,脚2,脚3.把三片74LS138的A,B,C,分别并联在一起,既每条线上连有3个A,3个B,3个C.这样,占去了5条线的3条.还剩两条线,用于控制三片74LS138的使能输入.使能控制有3个脚,叫为 G1,G2A,G2B.74LS138集成块,6脚...
  • 74ls138借位设计电路
    答:自己把真值表画出来 A.被减数,B.减数,C.低位向本位的借位,P1.本位的差,P2本位向高位的借位. A B C P1 P2 0 0 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 ...
  • ZHONGLAN数字逻辑电子技术试验指导与设计.doc
    答:用集成译码器和数据选择器设计组合逻辑电路的方法。 三、实验内容及要求1、 用3-8线译码器74LS138和与非门实现两个二位二进制数乘法运算电路,测试其功能。2、 用四选一数据选择74LS153和与非门实现全减器的电路,测试其功能。3、 自己选择一组合电路。可用译码器、数据选择器或四位加法器及必要电路实现。四、...
  • 用74ls138设计一个全加器
    答:74ls83全加器 74ls138 其他类似问题2010-05-04 用74ls138设计一个全加器电路求电路图 203 2015-06-24 只用两片74LS138设计一个全加器 2009-04-18 用74ls138怎样设计全加器 9 2012-12-27 求用两片74ls138设计一个全加器的电路图?? 64 2015-12-28 用74LS138译码器和基本逻辑门设计1位全加器电路...

  • 网友评论:

    咸梦19731374957: 怎样用74LS138译码器构成一位全减器电路设Ai.Bi为本位数,Di - 1为低位借位,Ri为本位差,Di是向高位借位. -
    41290解仪 :[答案] 自己把真值表画出来 A.被减数,B.减数,C.低位向本位的借位,P1.本位的差,P2本位向高位的借位. A B C P1 P2 0 0 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1

    咸梦19731374957: 用74ls138实现一位全减器中a和b是怎样确定减数和被减数的 -
    41290解仪 : F = ABCA'BCAB'C = 0 中间应该是或逻辑吧? F = ABC + A'BC + AB'C = 111 + 110 + 101 = Y7 + Y6 + Y5 按照74LS138的规则,A 是低位(LSB),D 是高位(MSB). 74ls138 译码输出是低电平有效,用 74LS10 与非门,实际逻辑是输入低电平有效的或...1391

    咸梦19731374957: 怎样用74LS138译码器构成一位全减器电路 -
    41290解仪 : 74ls138 38译码器.那你就写撒,三位吧 000 001...111,地址位三位输出译码就是前面的,至于减法加法的反码,不知道你要怎么减,不好说.要不你说具体点

    咸梦19731374957: 怎样用74LS138和74LS20构成全减器,最好画出电路图 -
    41290解仪 : 使用逻辑函数.138不是可以输出任意的逻辑函数吗,你列出全减器的逻辑函数,然后就搞定了

    咸梦19731374957: 设计全减器,用138译码器
    41290解仪 : 卡拉

    咸梦19731374957: 请问可不可以用74ls139设计一位全加器或全减器 -
    41290解仪 : 74ls139是双2线-4线译码器,只有4个输出Y0~Y3,是不能设计一位全加器或全减器. 因为,一位全加器,要有两个加数,A,B,还有一位进位Cy,共三位变量,就有8个组合,即对应000~111,要用译码器,就要用8个输出端:Y0~Y7,因此,这要用3线-8线译码器,74LS138来做.

    咸梦19731374957: 用数据选择器74ls153和门电路设计1位二进制全减器电路 -
    41290解仪 : 用数据选择器 74LS153 和门电路设计 1 位二进制全减器电路. 全减器的功能,是:CyD = A-B-C. 式中,A、B、C:是输入的三个一位数.Cy、D :输出两位数 ,分别是“借位”和“差”. 1. 根据功能要求,列出功能真值表. 2. 选用输入...

    咸梦19731374957: 求电子大神用74LS138来设计一个电路,题目如下 -
    41290解仪 : 74LS138是3--8线译码器,当G1=1,G2a=G2b=0时,输入端抄A B C与输出2113端Y0----Y7的逻辑关系为:按题目要求,可以理解为当A B C中1少于2个时,输出F为0,从表中可以看出,满足上述条件时,Y0、Y1、Y2、Y4分别为低电平,即F=0,于是可以这样5261接线(见图),当Y0、Y1、Y2、Y4中任何一个为低电平时,输出端F为低电平,否则为高电平,满足题目要求的逻4102辑关系条件.图中的二极管用或门集成块效果会理想些,也可以将Y3、Y5、Y6、Y7输出连1653接在或非门集成块上,效果更好.

    咸梦19731374957: 用3/8译码器74LS138和门电路构成全加器,写出逻辑表达式,画出电路图, -
    41290解仪 :[答案] 首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器. 全加器有3个输入端:a,b,ci;有2个输出端:s,co. 与3-8译码器比较,3-8译码器有3个数据输入端:A,B,C;3个使能端;8个输出端,OUT(0-7). 这里可以把3-8译码器的3个数据输入端当...

    咸梦19731374957: 用74LS138设计一个电路图实现函数F=AB+BC -
    41290解仪 : G1接电源, G2A和G2B接地, A=A0, B=A1, C=A2; F=AB+/B*C, F=Y3+Y4+Y5+Y7. 我没有其它好办法了.

    热搜:74ls138设计电灯开关 \\ 用74hc138设计交通信号灯 \\ 用138译码器设计全加器 \\ 74ls139引脚图及功能 \\ 74ls138设计全减器 \\ 用74ls138设计判决电路 \\ 74ls138设计裁判电路 \\ 全减器逻辑电路图138 \\ 用74ls138设计一位全加器 \\ 用74ls138实现一位全减器 \\ 用74hc138设计一位全加器 \\ 用74138设计一个全加器 \\ 用74ls138设计三人表决器 \\ 74ls138设计三人表决器 \\ 利用74ls138设计三个开关 \\ 用138设计三人表决器 \\ 用138设计全减器 \\ 用74hc138设计全减器 \\ 74ls138设计一位全减器 \\ 设计一个全减器电路图 \\

    本站交流只代表网友个人观点,与本站立场无关
    欢迎反馈与建议,请联系电邮
    2024© 车视网