74161计数器实验报告
答:回答:计算机与信息技术学院综合性(设计性)实验报告专业:通信工程年级/班级:08级通信1班2010—2011学年第一学期一、实验目的1.掌握原理图的绘制与仿真2.熟悉74LS161的工作原理3.设计一个模100进制计数器二、实验仪器或设备装有PROTEUS软件的微机一台三、总体设计(设计原理、设计方案及流程等)1.设计原理(...
答:振荡器输出的方波脉冲计数器作为U1的CP1端的输入时钟脉冲,U1的QD端的输出脉冲作为U2的CPA端的输入时钟脉冲,U2的QD端的输出脉冲作为U3的CP1端的输入时钟脉冲,U3的QD端的输出脉冲fO=fS/103¬¬¬¬¬¬¬=1HZ,即为秒信号方波脉冲,成为秒、分、时计数器的计数脉冲和时间校准信号。 将JK触发器的J、K...
答:用于显示当前等亮时间 8253: 定时器0:输入信号设为10KHZ,工作在方式3,输出为1HZ方波,OUT0和PC0相与得到黄灯信号。 定时器1:输入信号为OUT0,工作站方式2,计数初值为30,实现延迟30S后产生中断。控制字为:01010100 定时器2:输入信号为OUT0,工作站方式2,计数初值为3,实现延迟3S后产生中断。
网友评论:
乐齐15379227155:
用74161设计一个可变模的计数器.要求:当输入x=0时,电路为模8计数器 -
56252舒依
: x为控制变量,当计数到Q0~Q3=1100时,如果x=0就继续计数直到1110后重置或平衡置数D0~D3=0000;如果x=1,到1100时就重置或平衡置数.D0~D3维持不变=0000.
乐齐15379227155:
用74161设计一个60进制数字秒表并将结果用共阴极数码管显示的实验方案 -
56252舒依
: 需要用两片74161,分别对个位,十位计数.个位要改成十进制数计数器,十位改成六进制计数器. 74HC161是四位二进制计数器,要设计60进制数秒表要用两片,个接改成十进制计数器,十位改成六进制计数器.手动清零按键放在清0输入端...
乐齐15379227155:
模20加法计数器,采用74161芯片同步置零 -
56252舒依
: 构成九进制的计数器:从0100~1100,因为74161是异步清零,所以把D3D2D1D0=0100,Q3Q2Q1Q0=1101(13)然后如果你是用74LS00(二输入与非门)与非门的话,那么就需要从Q3、Q2、Q0引出三根线,需要用74LS00中的三个与非门.先将Q3和Q2接入一个与非门的输入端,再将其输出端,接入另一个与非门,短接一根线,让他构成一个非门,再将它的输出和Q0接入一个与非门的输入端,最后将该与非门的输出接到74161的L\T\端即可.
乐齐15379227155:
试用4位同步二进制计数器74161接成十二进制计数器 -
56252舒依
: 序列长度:10 先将16进制计数器连成同步清零的10进制,这个很常见吧~ 那么异或的关系说白了,就是每一个bit的变化都影响到值的变化,那么就把b2,b1
乐齐15379227155:
用74161设计一个可变模的计数器. -
56252舒依
: 把Q4输出引至清0端,就可构成模8计数器,同理把Q3输出引至清0端,就可构成模4计数器; 则X信号就用于选择(选通)Q4、Q3信号了;也就是 = X * Q3 + X' * Q4;
乐齐15379227155:
用ct74161采用异步置零法设计一个13进制的计数器 可以附加必要的门电路 -
56252舒依
: 74161 是4位2进制计数器 也就是16进制计数器 13<16 所以 只用一片芯片就可以实现 所以用异步清零法 把预置数端接高电平 将1101 经过三与非门 送给清零端 就可以了
乐齐15379227155:
用74161和与非门设计一个25进制计数器 -
56252舒依
: 74161是4位二进制同步加计数器.图8.6.1(a)、(b)分别是它的逻辑电路图和引脚图,其中RD是异步清零端,LD是预
乐齐15379227155:
74161如何构成八进制的计数器? -
56252舒依
:[答案] 把一个74161的Q3作为这一级的进位输出端,它就是一个八进制计数器.第一级的4个输出端(Q3,Q2,Q1,Q0)就是8,4,2,1.这个第一级的计数输入是从CLK端输入的,第二级的CLK接第一级的Q3,就构成了八进制计数器的第二级.如此类推,就构成了...
乐齐15379227155:
用74161设计的十进制计数器 -
56252舒依
:十个CP脉冲 Qd一个高电平