74ls138译码器实验报告
答:74LS138为3线-8线译码器,共有54/74S138和54/74LS138两种线路结构型式,其工作原理就是当一个选通端(E1)为高电平,另两个选通端(/E2)和(/E3)为低电平时,可将地址端(A0、A1、A2)的二进制编码在Y0至Y7对应的输出端以低电平译出。
答:用3线—8线译码器(74LS138芯片)四输入与非门实现三个开关控制一个灯的电路:全加器真值表:00000;00110;01010;01101;10010;10101;11001;11111。故有Si和Ci的表达式分别为:Si=A’B’C+A’BC’+AB’C’+ABC Ci=A’BC+AB’C+ABC’+ABC 故74138的连接图为:下面的地址输入端:A2...
答:例2. 74LS138 3-8译码器的各输入端的连接情况及第六脚()输入信号A的波形如下图所示。试画出八个输出引脚的波形。解:由74LS138的功能表知,当(A为低电平段)译码器不工作,8个输出引脚全为高电平,当(A为高电平段)译码器处于工作状态。因所以其余7个引脚输出全为高电平,因此可知,在输入信...
答:试用译码器 74LS138 和与非门电路实现逻辑函数:L = AB + AC + BC。这是一个“三变量的表决电路”。只要把 138 的 Y3、Y5、Y6、Y7 连接到与非门的输入端,即可。
答:核心是一片74LS138:其8个输出端,分别连接一个LED,串联1K的电阻,连接到+5V;其3个输入端,分别连接一个开关,用来输入0、1电平;其3个使能端,分别连接到1、0、0电平。连接好了之后,上电。拨动三个开关,可以看到8个LED,会各自发光。当Y0连接的LED发光,可以解释为,三台设备都正常工作;当...
答:74ls138是3 - 8线译码器,当使能端满足时,根据地址线C,B,A的值,使得输出Y0至Y7的八个输出中有一个为低电平。74ls151是8选1数据选择器,有八个数据输入端D0至D7,当选通为低电平时,根据数据选择C,B,A的值,八个数据输入端D0至D7,有一个数据输出到输出端Y。
答:令74LS138的三个选通输入依次是ABC。Y1=AC的话 列出真值表,当ABC=101或者111的时候 Y1=1。 当ABC=101时,译码器选择Y5(即此时Y5输出0,其余输出1) 将Y5和Y7接到门电路的与非门即可。Y2,Y3的实现同理 Y2好像可以化简 A先跟BC取异或再跟BC取与 。A跟BC两项都取0输出才为0. ...
答:在图1中,74138是一种3线—8线译码器 ,三个输入端CBA共有8种状态组合(000—111),可译出8个输出信号Y0—Y7。这种译码器设有三个使能输入端,当G2A与G2B均为0,且G1为1时,译码器处于工作状态,输出低电平。当译码器被禁止时,输出高电平。图2时检测74ls138译码器时间波形的电路,使用的虚拟...
答:74xx138是3-8译码器,在被使能的情况下,只有与地址码对应的译码输出端为0,其他7个译码输出端均为1。用D触发器构建八进制计数器,产生连续变化的地址码,即可实现要求。
答:4、式(3.3.8)表明时第(1)片74LS138工作而第(2)片74LS138禁止,将的0000~0111这8个代码译成8个低电平信号。而式(3.3.9)表明时,第(2)片74LS138工作,第(1)片74LS138禁止,将的1000~1111这8个代码译成8个低电平信号。这样就用两个3线-8线译码器扩展成一个4线-16线的译码器...
网友评论:
戚成13321258203:
模电实验总结74LS138译码电路功能 -
18571汪萍
:[答案] 74ls138功能介绍74ls138引脚图 74HC138管脚图:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其工作原理如下: 当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低...
戚成13321258203:
用74LS138设计一个译码电路,分别选4片2864,列出各芯片占的地址空间范围 -
18571汪萍
: 2864的寻址范围是0~8192,74LS138是三八线译码器,分选4片2864,若取前4位译码输出,个芯片的地址空间(假设偏移地址为0x0000)为: 0x0000~0x1FFF; 0x2000~0x3FFF; 0x4000~0x5FFF; 0x6000~0x7FFF.
戚成13321258203:
用一个74LS138译码器实现逻辑函数 F=A`B`C`+A`BC`+AB`C`+ABC -
18571汪萍
: A`B`C`对应000,为0输出端口;第二项对应010,为2端口;以此类推,第三项为端口6,第四项为端口7,将这四个输出端口接与门即可
戚成13321258203:
试用74LS138译码器实现如下逻辑函数:F(A,B,C)=∑M(0,2,4,6) -
18571汪萍
:[答案] 如图所示..,当输入为A'B'C'=0时,只有Y0输出端为0,其余均为1,那么Z1输出为1,Z2输出为0,所以Z3输出为1;当输入为A'B'C=1时,只有Y1输出端为0,其余均为1,那么,Z1输出为0,Z2输出也为0,所以Z3输出为0....
戚成13321258203:
试用74LS138译码器实现如下逻辑函数:F(A,B,C)=∑M(0,1,3,4,6) 求试用74LS138译码器实现如下逻辑函数:F(A,B,C)=∑M(0,1,3,4,6) 求解 -
18571汪萍
:[答案] 74ls138的输出为Y0',Y1'......Y7' Y0'对应为输入(A,B,C)=(0,0,0),Y1'=(1,0,0),Y3'=(1,1,0).......Y6'... 将5个Y'输出加非门后加或门,也可以用与非门得出逻辑函数F.
戚成13321258203:
用74LS138译码器实现共阴7段数码管中g的译码 -
18571汪萍
: 74ls138是3-8线译码器,单个一般只能实现0到7的译码,二g段译码有2.3.4.5.6.8.9,要实现8,9的译码,简单的办法是将两片74LS138译码器扩展成4-16线译码器,可很容易实现共阴7段数码管g的译码.
戚成13321258203:
用74LS138译码器实现如下逻辑函数:F(A,B,C)=∑M(1,3,5) -
18571汪萍
: F(A,B,C)=∑m(1,3,5),如下图:
戚成13321258203:
74138的译码器 -
18571汪萍
: 74138,是一个3到8的译码器,分为74HC138(cmos)和74LS138(TTL)两种,下图是其逻辑符号及管脚排布,下表中列出了该器件的逻辑功能,从表中可以看出其输出为低电平有效,使能端G1为高电平有效,G'2、G'3为低电平有效,当其中一个...
戚成13321258203:
用74LS138设计译码电路,分别选中4片2764和2片6264 -
18571汪萍
: 连接,以地址线选通方式为例74LS138的G1接高电平,G2A和G2B接地16位地址线的最高三位A13,A14,A15分别接74LS138的选择输入A,B,C74LS138的Y1接第一片6264的CE1(20脚),6264的CE2(26脚)接高电平74LS138的Y2接第二片6264的...
戚成13321258203:
用三片3线 - 8线74ls138组成5线 - 24线译码器 -
18571汪萍
: 用三片3线-8线74ls138组成5线-24线译码器,74LS138有三条选择输入线既 A,B,C.片脚为脚1,脚2,脚3.把三片74LS138的A,B,C,分别并联在一起,既每条线上连有3个A,3个B,3个C.这样,占去了5条线的3条.还剩两条线,用于控制三片74LS...