74ls161+实现模20计数器
答:将CT74LS192的UP/DOWN输入连接到逻辑高电平,以实现计数器的升计数功能。通过上述连接方式,我们可以实现一个3进制小容量计数器。在这个计数器中,CT74LS161实现二进制计数,而CT74LS192实现将二进制计数转换为3进制计数。在计数器开始计数之前,需要将CT74LS161的清零输入CLR连接到逻辑高电平,以将计数...
答:LS161的11脚(Q3)和13脚(Q1)接到LS20的其中一个与非门的两个输入端,LS20是双4输入与非门,也就是一个与非门有四个输入端,所以另外两个输入端应该接高电平,然后把这个与非门的输出端接到LS161的CR非端(1脚)。输出就是一个十进制计数器了,计到10会自动清零。
答:B、C输入。然后将三个与门的输出端分别连接到计数器的CLR输入,以实现计数器清零。整合计数器和可编程分频器 将可编程分频器的时钟信号输入端连接到计数器的时钟信号输入端即可。以上就是利用CT74LS161和CT74LS192设计3进制计数器的方法。对于其他进制的计数器,可以按照类似的方法进行设计。
答:4、LS161是16进制计数器,对于60进制(0-59)由于不是素数,故可以有四种方法。串接,并接,整体置数和整体置零。现在介绍一种最实用简单的方法,整体置数法。59=16*3+11,故需要使用两个74LS161芯片。5、用两片74LS160芯片设计一个同步六十进制计数器可使用同步级联、异步清零方式实现。其中个位...
答:用两片74LS161芯片,一片控制个位,为十进制;另一片控制十位,为六进制。个位的最高位0,接十位的CP,个位十进制计数器经过十个脉冲循环一次,每当第十个脉冲来到后Q由1变为0,相当于一个下降沿,使十位六进制计数器计数。经过六十个脉冲,个位和十位计数器都恢复为0000。
答:一、用两片74LS160设计19进制计数器 二、用两片74LS161设计19进制计数器 计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能 同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由...
答:首先把个位的74LS161改成十进制计数器并产生进位信号,向十位计数器进位。再利用24产生复位信号,使十位和个位计数器复位回0,实现24进制计数。最大数是23,逻辑图即仿真图如下所示。
答:用74ls160或者74ls161设计2-15等进制计数器,这不能每一个进制都做一遍的。改成2~9进制,两个都可以,方法和连线完全相同。十进制数不用改,74LS160就是了。改成11~15进制只能用74LS161。以6进制为例。置数法可以是初值不为0,以2为例。如下图,即5的状态为0101,将其中的两位 1 接到与...
答:2、清零法设计十二进制计数器 清零法即通过74LS161异步清零输出功能使74LS161从零开始计数至设定值时复位,从而实现循环十二进制异步计数器的功能。根据功能真值表和清零法计数器计数规则,可以推出设定数值应为1100,即0000~1100共13个状态,但由于异步清零1100状态持续时间极短可以忽略。由此推出其电路原理...
答:使用反馈预置法设计8进制计数器,8的二进制为1000,即Q2Q1Q0都为000,Q3为1,因此将Q3通过一个非门接入置位端,这样每次计数到7后被置为0,完成0-7的8进制计数。置数端D3D2D1D0设置为0。
网友评论:
虞备15297111771:
数字电路问题.如何使用 预置数法 使74LS161构成二十四进制计数器 -
49960施茂
:[答案] 计数范围:0 ~ 23 .LS161 是同步预置,异步清零,两种方法反馈数值差 1 ,清零法是计数到 24 去清零 .
虞备15297111771:
用74161设计一个可变模的计数器.要求:当输入x=0时,电路为模8计数器;当输入x=1 -
49960施茂
: 把Q4输出(取反)引至清0端,就可构成模8计数器,同理把Q3输出(取反)引至清0端,就可构成模4计数器; 则X信号就用于选择(选通)Q3、Q2信号了;也就是 F = X * Q2 + X' * Q3; 那么复位信号(低电平有效)MR = F' = (X * Q2)'*(X' * Q3)'; 给你个参考
虞备15297111771:
模20加法计数器,采用74161芯片同步置零 -
49960施茂
: 构成九进制的计数器:从0100~1100,因为74161是异步清零,所以把D3D2D1D0=0100,Q3Q2Q1Q0=1101(13)然后如果你是用74LS00(二输入与非门)与非门的话,那么就需要从Q3、Q2、Q0引出三根线,需要用74LS00中的三个与非门.先将Q3和Q2接入一个与非门的输入端,再将其输出端,接入另一个与非门,短接一根线,让他构成一个非门,再将它的输出和Q0接入一个与非门的输入端,最后将该与非门的输出接到74161的L\T\端即可.
虞备15297111771:
试用一片四位二进制加法计数器74LS161设计一个5进制的计数器.要求计数状态为0010~0110.可在图上直接连线 -
49960施茂
: 因为,计数的初值不是0,而是0010,所以,需要给计数器送初值0010,这就要求采用反馈置数法.当计到最大数0110时,产生一个置数信号加到LD端,同时,在置数端D3D2D1D0加初值0010即可,送入初值0010,这也是最小数.逻辑图如下下图是仿真图,最小数0010 时的截图 最大数0110 时的截图 请及时采纳
虞备15297111771:
请用74ls161设计一个模值为12的计数器 -
49960施茂
: 4个输入值置为为0(也就是低电平),输出端DCBA(由高位到低位的输出)取D,B,A接到一个与非门输入端,与非门的输出接到161的LOAD端就可以了.
虞备15297111771:
如何用74ls161实现五十进制计数 -
49960施茂
: 与非门3个输入端就是3个输入量与后非. 然后从电路结构分析,左片为低位计数器,右片为高位计数器,左片内计数16次进位一次,右片则计数一次,当右片计数3次和左片计数一次后,此时正好49次,因为74LS161是同步清零异步置数,而你的电路结构是当左片Q0为1,右片Q0Q1为1时与非门输出0到清零端口,此时计数49,再等一个时钟脉冲计数到50,同时执行清零.
虞备15297111771:
用74LS161四位同步二进制加法计数器的异步清零功能设计一个十进制计数器 -
49960施茂
: LS161的11脚(Q3)和13脚(Q1)接到LS20的其中一个与非门的两个输入端,LS20是双4输入与非门,也就是一个与非门有四个输入端,所以另外两个输入端应该接高电平,然后把这个与非门的输出端接到LS161的CR非端(1脚).输出就是一个十进制计数器了,计到10会自动清零.
虞备15297111771:
用74LS161四二进制加法计数器设计一个模27计数器 -
49960施茂
: 74ls161是四位同步二进制加法计数器,可用两片74ls161级联做出27进制计数器,首先第一片作低位计数,第二片作高位计数;当时钟信号一到来时,低位计数器计数一次,一共计数16次计数器本身会自动清零重新开始计数同时会产生一个进位...
虞备15297111771:
用74161设计一个可变模的计数器. -
49960施茂
: 把Q4输出引至清0端,就可构成模8计数器,同理把Q3输出引至清0端,就可构成模4计数器; 则X信号就用于选择(选通)Q4、Q3信号了;也就是 = X * Q3 + X' * Q4;